Рассмотрены методы ускорения переходных процессов в синтезаторах сетки частот на базе контура импульсной фазовой автоподстройки частоты. Предложены способы ускорения автоподстройки выходного напряжения блока петлевого фильтра при использовании методов эквивалентного умножения емкости конденсатора на базе схем с дополнительным источником тока в блоке накачки заряда. Представлены диаграммы переходных процессов автоподстройки выходной частоты, подтверждающие, что использование предложенных решений управления дополнительным источником тока блока накачки заряда позволяет приблизить переходный процесс к оптимальному по быстродействию.
1. Keliu Shu, Edgar Sanchez-Sinencio. CMOS PLL synthesizers: analysis and design. – Boston: Springer Science, 2005. – 216 p.
2. Зайцев А.А. Импульсный частотно-фазовый детектор // Пат. РФ № 2530248. МПК H03D 13/00. – Опубл. 10.10.2014, Бюл. № 28.
3. Gardner F.M. Charge-pump phase-lock loops // IEEE Transactions on Communications. – 1980. – Vol. 28. – N. 11. – P. 1849 – 1858.
4. Никитин Ю.А. Формирование требований к элементам петлевого фильтра синте-заторного кольца АФАП // Актуальные проблемы инфотелекоммуникаций в науке и об-разовании: сб. статей II Междунар. науч.-техн. и науч.-методич. конф. (26–27 февраля 2013 г., Санкт–Петербург). – СПб.: СПбГУТ им. М.А. Бонч-Бруевича, 2013. – С. 764–768.
5. Зайцев А.А. Развитие методов построения фильтра контура управления интеграль-ных быстродействующих синтезаторов частот на базе ФАПЧ // Теоретические и практи-ческие аспекты технических наук: сб. статей Междунар. науч.-практ. конф. (29 декабря 2014 г., Уфа). – Уфа: Аэтерна, 2014. – С. 23–31.
6. Biagio Bisanti, Stefano Cipriani, Francesco Coppola. Loop filter architecture // Pat. US № 6600351. Int. CI H03L 7/06. – Date of Patent 29.07.2003.
7. Shiro Dosho. Low-pass filter, feedback system, and semiconductor integrated circuit // Pat. US № 7078948. Int. CI H04B 7/197. – Date of Patent 18.07.2006.
8. A fully integrated CMOS frequency synthesizer with charge-averaging charge pump and dual-path loop filter for PCS- and cellular-CDMA wireless systems / Yido Koo, Hyungki Huh, Yongsik Cho et al. // IEEE J. of Solid–State Circuits. – 2002. – Vol. 37. – № 5. – P. 536–542.
9. Tse-Hsiang Hsu. Charge pump structure for reducing capacitance in loop filter of a phase locked loop // Pat. US № 7271633. Int. CI H03L 7/06. – Date of Patent 18.09.2007.