<?xml version="1.0" encoding="UTF-8"?>
<article xmlns:mml="http://www.w3.org/1998/Math/MathML" xmlns:xlink="http://www.w3.org/1999/xlink" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xmlns:ali="http://www.niso.org/schemas/ali/1.0/" article-type="research-article" dtd-version="1.2" xml:lang="en">
  <front>
    <journal-meta>
      <journal-id journal-id-type="issn">1561-5405</journal-id>
	    <journal-id journal-id-type="doi">10.24151/1561-5405</journal-id>	  
      <journal-id journal-id-type="publisher-id">Proceedings of Universities. Electronics</journal-id>
      <journal-title-group>
        <journal-title xml:lang="en">Scientifical and technical journal "Proceedings of Universities. Electronics"</journal-title>
        <trans-title-group xml:lang="ru">
          <trans-title>Научно-технический журнал «Известия высших учебных заведений. Электроника»</trans-title>
        </trans-title-group>        
      </journal-title-group>      
      <issn publication-format="print">1561-5405</issn>
      <issn publication-format="online">2587-9960</issn>
      <publisher>
        <publisher-name xml:lang="en">National Research University of Electronic Technology</publisher-name>
        <publisher-name xml:lang="ru">Национальный исследовательский университет "Московский институт электронной техники"</publisher-name>
      </publisher>
    </journal-meta>
    <article-meta>                                    
      
    <article-id pub-id-type="doi">10.24151/1561-5405-2019-24-6-601-609</article-id><article-id pub-id-type="udk">004.414.23:004.312.42</article-id><article-categories><subj-group><subject>Схемотехника и проектирование</subject></subj-group></article-categories><title-group><article-title xml:lang="en">Block Method of Synthesis of Trigger Circuits Using Maps of Minterms</article-title><trans-title-group xml:lang="ru"><trans-title>Блочный метод синтеза триггерных схемс использованием карт минтермов</trans-title></trans-title-group></title-group><fpage>601</fpage><lpage>609</lpage><self-uri>http://ivuz-e.ru/en/issues/6-_2019/blochnyy_metod_sinteza_triggernykh_skhems_ispolzovaniem_kart_mintermov/</self-uri><abstract xml:lang="en"><p>The creation of methods for improving the trigger circuits in the direction of reducing the number of transistors and increasing their energy efficiency is an important task. For development of modern microelectronics the methods, allowing the synthesis of the energy-efficient trigger circuits, that have the least power dissipation, high speed and keep the minimum area of the crystal while maintaining their functionality, are required. In the work the block method of the synthesis of trigger circuits has been presented. It has been shown that the method uses the maps of minterms, which permits to simultaneously synthesize the trigger circuit and to optimize it. The method has been presented on the examples of the synthesis of one- and two-step D -, RS -, JK -, T -triggers. The comparison of the obtained triggers with standard trigger circuits on logic elements with respect to their energy efficiency has been performed. It has been shown that the use of the proposed method enables a significant a significant improvement (in average 2-4 times) of the energy efficiency of trigger circuits.</p></abstract><trans-abstract xml:lang="ru"><p>Создание методов совершенствования триггерных схем с целью снижения числа транзисторов и увеличения их энергоэффективности является актуальной задачей. Для развития современной микроэлектроники требуются методы, позволяющие синтезировать энергоэффективные триггерные схемы, которые имеют наименьшую рассеиваемую мощность, высокое быстродействие и занимают минимальную площадь кристалла с сохранением своей функциональности. В работе представлен блочный метод синтеза триггерных схем. Показано, что использование карт минтермов в данном методе позволяет одновременно синтезировать триггерную схему и оптимизировать ее. Метод рассмотрен на примерах синтеза одно- и двухступенчатых D -, RS -, JK -, T -триггеров. Проведено сравнение полученных триггеров со стандартными триггерными схемами на логических элементах по энергоэффективности. Показано, что использование предложенного метода позволяет достигнуть значительного улучшения &amp;#40;в среднем в 2-4 раза&amp;#41; энергоэффективности триггерных схем.</p></trans-abstract><kwd-group xml:lang="ru"><kwd/></kwd-group><funding-group/></article-meta>
  </front>
  <body/>
  <back>
    <ref-list><ref id="B1"><label>1.</label><mixed-citation xml:lang="ru">Старых А.А. Метод синтеза функциональных блоков комбинационных схем с использованием минтермов и макстермов // Электронная техника. Сер.2. Полупроводниковые приборы. – 2015. –</mixed-citation></ref><ref id="B2"><label>3.</label><mixed-citation xml:lang="ru">Вып. 2-3 (236–237). – С. 63–69.</mixed-citation></ref><ref id="B3"><label>2.</label><mixed-citation xml:lang="ru">Угрюмов Е.П. Цифровая схемотехника. – СПб.: БХВ-Петербург, 2001. – 528 с.</mixed-citation></ref><ref id="B4"><label>3.</label><mixed-citation xml:lang="ru">Бойко В.И., Гуржий А.Н., Жуйков В.Я. Схемотехника электронных систем. Цифровые устройст-ва. – СПб.: БХВ – Петербург, 2004. – 512 с.</mixed-citation></ref><ref id="B5"><label>4.</label><mixed-citation xml:lang="ru">Шило В.Л. Популярные цифровые микросхемы: справочник. – М.: Радио и связь, 1989. – 352 с.</mixed-citation></ref><ref id="B6"><label>5.</label><mixed-citation xml:lang="ru">Барри Уилкинсон. Основы проектирования цифровых схем. – М.: Издательский дом «Вильямс», 2004. – 320 с.</mixed-citation></ref><ref id="B7"><label>6.</label><mixed-citation xml:lang="ru">Зельдин Е.А. Триггеры. – М.: Энергоатомиздат, 1983. – 96 с.</mixed-citation></ref><ref id="B8"><label>7.</label><mixed-citation xml:lang="ru">Алексенко А.Г. Современная схемотехника. – М.: Энергия, 1979. – 112 с.</mixed-citation></ref><ref id="B9"><label>8.</label><mixed-citation xml:lang="ru">Рабаи Ж.М., Чандракасан А., Николич Б. Цифровые интегральные схемы. – M.: OOO</mixed-citation></ref><ref id="B10"><label>11.</label><mixed-citation xml:lang="ru">«И.Д. Вильямс», 2007. – 912 с.</mixed-citation></ref><ref id="B11"><label>9.</label><mixed-citation xml:lang="ru">Денисенко В.В. Компактные модели МОП-транзисторов для SPICE в микро- и наноэлектронике. –</mixed-citation></ref><ref id="B12"><label>13.</label><mixed-citation xml:lang="ru">М.: Физматлит, 2010. – 408 с.</mixed-citation></ref><ref id="B13"><label>10.</label><mixed-citation xml:lang="ru">Ракитин В.В. Интегральные схемы на КМОП-транзисторах. – М., 2007. – 307 с.</mixed-citation></ref></ref-list>    
  </back>
</article>
