<?xml version="1.0" encoding="UTF-8"?>
<article xmlns:mml="http://www.w3.org/1998/Math/MathML" xmlns:xlink="http://www.w3.org/1999/xlink" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xmlns:ali="http://www.niso.org/schemas/ali/1.0/" article-type="research-article" dtd-version="1.2" xml:lang="en">
  <front>
    <journal-meta>
      <journal-id journal-id-type="issn">1561-5405</journal-id>
	    <journal-id journal-id-type="doi">10.24151/1561-5405</journal-id>	  
      <journal-id journal-id-type="publisher-id">Proceedings of Universities. Electronics</journal-id>
      <journal-title-group>
        <journal-title xml:lang="en">Scientifical and technical journal "Proceedings of Universities. Electronics"</journal-title>
        <trans-title-group xml:lang="ru">
          <trans-title>Научно-технический журнал «Известия высших учебных заведений. Электроника»</trans-title>
        </trans-title-group>        
      </journal-title-group>      
      <issn publication-format="print">1561-5405</issn>
      <issn publication-format="online">2587-9960</issn>
      <publisher>
        <publisher-name xml:lang="en">National Research University of Electronic Technology</publisher-name>
        <publisher-name xml:lang="ru">Национальный исследовательский университет "Московский институт электронной техники"</publisher-name>
      </publisher>
    </journal-meta>
    <article-meta>                                    
      
    <article-id pub-id-type="risc">12871809</article-id><article-id pub-id-type="udk">621.3.049.771.14</article-id><article-categories><subj-group><subject>Схемотехника и проектирование</subject></subj-group></article-categories><title-group><article-title xml:lang="en">Methods of Logical-Timing Analysis of Custom VLSI Blocks</article-title><trans-title-group xml:lang="ru"><trans-title>Методы логико-временного анализа заказных блоков СБИС</trans-title></trans-title-group></title-group><fpage>41</fpage><lpage>50</lpage><self-uri>http://ivuz-e.ru/en/issues/5-_2008/metody_logiko_vremennogo_analiza_zakaznykh_blokov_sbis/</self-uri><self-uri content-type="pdf">http://ivuz-e.ru/en/download/5_2008_2771_en.pdf</self-uri><abstract xml:lang="en"><p>The modem problems of the logical and timing analyses, which occur during the characterization of the CMOS VLSI blocks, have been considered. To solve this problem, the generalized logical-timing model of the functional block has been proposed. Such model, using the SP-DAG structure, includes both the logical
function and the hierarchical representation of the circuit given at the transistor level. The Gaussian elimination method for the block generalized model extraction from the circuit netlist has been proposed. The estimation of conductance and capacitance values, as well as the delay analysis has been performed on the basis of the proposed model. Also, the branch and bound algorithm, enabling designers to verify the delays for a big number of different input patterns without the need of electrical simulation, has been proposed.</p></abstract><trans-abstract xml:lang="ru"><p>Рассмотрены проблемы логического и временного анализа, возникающие на этапе характеризации сложных заказных блоков КМОП СБИС. Предложена обобщенная логико-временная модель функционального блока, объединяющая в себе как логическую функцию на основе SP-DAG-гpaфa, так и иерархическую структуру схемы, раскрытую до транзисторного уровня. Предложен модифицированный метод исключения Гаусса для экстракции обобщенной модели блока из транзисторного описания схемы. На основе полученной модели схемы проведены оценка nроводимостей и емкостей, а также анализ задержек. Разработан алгоритм на основе метода ветвей и границ, позволяющий анализировать задержки для большого числа различных комбинаций входных воздействий, не применяя полного моделирования.</p></trans-abstract><kwd-group xml:lang="ru"><kwd/></kwd-group><funding-group/></article-meta>
  </front>
  <body/>
  <back>
    <ref-list><ref id="B1"><label>1.</label><mixed-citation xml:lang="ru">Bryant R.E. Graph-based algorithms for boolean function manipulation // IEEE Trans. Computers. - 1986. - Р. 677-691.</mixed-citation></ref><ref id="B2"><label>2.</label><mixed-citation xml:lang="ru">Bryant R.E. Algorithmic aspects of symbolic switch network analysis // IEEE Trans. оп CAD. - 1987. - Р. 618-633.</mixed-citation></ref><ref id="B3"><label>3.</label><mixed-citation xml:lang="ru">Bryant R.E. Boolean analysis of MOS circuits // IEEE Trans. оп CAD. - 1987. - Р. 634-649.</mixed-citation></ref><ref id="B4"><label>4.</label><mixed-citation xml:lang="ru">Qin Z., Cheng С.-К. Realizable parasitic reduction using generalized Y-Δ transformation // Proc. of DAC, 2003. - Р. 220-225.</mixed-citation></ref><ref id="B5"><label>5.</label><mixed-citation xml:lang="ru">Amin C.S., Chowdhury М.Н., Ismail Y.I. Realizable RLCK circuit crunching // Proc. of DAC. - 2003. - Р. 226-231.</mixed-citation></ref><ref id="B6"><label>6.</label><mixed-citation xml:lang="ru">Sheehan B.N. TICER: Realizable reduction of extracted RC circuits // Digest of Technical Papers, IEEE/ACM Proc. of ICCAD. - 1999. - Р. 200-203.</mixed-citation></ref><ref id="B7"><label>7.</label><mixed-citation xml:lang="ru">Pillage L.Т., Rohrer R.A. Asymptotic waveform evaluation for timing Analysis // IEEE Trans. оп CAD. - 1990. - Vol. 9, N 4. - Р. 352-366.</mixed-citation></ref><ref id="B8"><label>8.</label><mixed-citation xml:lang="ru">Odabasioglu А., Celik М., аnd Pillegi L.Т. PRIMA: Passive reduced-order interconnect macromodeling Algorithm // IEEE Trans. оп CAD. - 1998. - Р. 645-654.</mixed-citation></ref></ref-list>    
  </back>
</article>
